# マイクロ波電源

# 1. クライストロン用電源

一般的に電源といえば、壁のコンセントからと る AC100V や実験などで使用する数 V~数+ V の直流電源を想像するかと思う。加速器の世界で は、様々な電源が使用されており、直流で大電流 を出力するマグネット用の電源や高電圧を出力 するイオンポンプ用の電源など様々な仕様の電 源が使用されている。ここでは、マイクロ波電源 として、数+ kV 以上の電圧をパルス的に出力す るクライストロン用パルス電源について解説す る。

加速器では、ビームを加速するための大電力マ イクロ波源として、主にクライストロンが使用さ れている。クライストロン用電源は、クライスト ロンでマイクロ波を増幅するために必要となる 高電圧をクライストロンに印可するためのもの である。クライストロン用電源に要求される出力 電圧、出力電流は、負荷となるクライストロンに よって決まる。線形加速器では、クライストロンに よって決まる。線形加速器では、クライストロン から出力されるマイクロ波はパルス状になり、瞬 間的に大電力を出力する。クライストロンに印可 される電圧は、100kV以上になることが多く、直 接パルス電源で出力することが難しいため、パル ストランスと組み合わせて昇圧することが多い。

ここでは、クライストロン用のパルス電源に関 して、KEKの電子・陽電子線形加速器(Linac) や超伝導リニアック試験施設(STF)で使用して いる電源等を例に解説する。

# 2. ショートパルス電源

ここでは、出力電圧のパルス幅が数マイクロ秒 のショートパルス電源について、KEK の Linac で使用しているクライストロン用パルス電源を 具体例に解説する。

# 2.1. KEK Linac のクライストロン用パルス電源

**KEK** の Linac では、ビームを加速するための 高周波源として、約 60 台の S-band 50MW クラ イストロンを使用している。KEK の Linac で使 用しているクライストロンの仕様を Table 1 に示 す。

Table 1 KEK Linac のクライストロンの仕様

| 周波数    | 2856±1MHz |
|--------|-----------|
| ピーク出力  | 50MW      |
| 平均出力   | 10kW      |
| パルス幅   | 4.0µs     |
| ビーム電圧  | 310kV     |
| パービアンス | 2.1µP     |
| 利得     | 51dB      |
| 効率     | 45%       |

クライストロン用パルス電源は、クライストロ ンで高周波を増幅するために必要な高電圧を印 加するためのものであり、各クライストロンに1 台必要となる。KEK Linac のクライストロン用パ ルス電源に要求される仕様を Table 2 に示す。

Table 2 KEK Linac のクライストロン用パルス電 源の仕様

| 充電電圧(Max)     | 45kV      |
|---------------|-----------|
| 出力パルス電圧(Max)  | -22.5kV   |
| 出力インピーダンス     | 4.7Ω      |
| 負荷インピーダンス     | 4.7Ω      |
| パルス幅(半値幅)     | 5.6µs     |
| パルス幅(平坦部)     | 4.0μs 以上  |
| パルス立ち上がり時間    | 1.0μs 以下  |
| 繰り返し          | 10~50pps  |
| パルス平坦度(p-p)   | 0.3%以下    |
| パルス電圧安定度(短時間) | 0.2%以下    |
| パルス電圧安定度(長時間) | 0.5%/H 以下 |

### 2.2. ラインタイプ型パルス電源

KEK の Linac で使用されているクライストロ ン用パルス電源は、ラインタイプ型のパルス電源 となる。

ラインタイプ型のパルス電源は、同軸ケーブル 等にエネルギーを溜めて、スイッチで放電して負 荷にパルス電圧を出力するものである。Fig. 1 に同軸ケーブルを使用したラインタイプ型パル ス電源の模式図を示す。同軸ケーブルに充電され た電圧は、SWをONすると放電され、同軸ケー ブルのインピーダンスと負荷のインピーダンス の整合がとれていれば、負荷のRには、充電電圧 の半分の電圧が印可される。ラインタイプ型のパ ルス電源では、比較的単純な回路構成にすること ができる。



Fig.1 ラインタイプ型パルス電源

KEK の Linac のクライストロン用パルス電源 は、ラインタイプ型のパルス電源にパルストラン スを組み合わせて、クライストロンに必要なパル ス高電圧を得ている。Fig. 2 に Linac のクライス トロン用パルス電源の回路図を示す。



Fig. 2 KEK Linac のクライストロン用パルス電源 回路図

# 2.3. 整流回路

整流回路は、交流電圧を直流電圧に変換するための回路である。最も単純な整流回路は、Fig. 3 に示すようなダイオードを一個使った単相の半 波整流回路であり、電圧波形は Fig. 4 のようになる。



Fig.3 半波整流回路



Fig. 4 半波整流回路電圧波形

Fig. 5 に示すブリッジ式全波整流回路は、半波 整流回路では利用できない交流の残りの半サイ クルについても整流するものである。整流回路に 平滑コンデンサを入れると出力電圧は、Fig. 6 の ように DC 電圧に近づく。



Fig.5 ブリッジ式全波整流回路



Fig.6 ブリッジ式全波整流回路電圧波形

ここで、出力電圧 Vcは、

$$V_C = V_m e^{-\frac{t}{CR}} \tag{2-1}$$

で表すことができる。出力電圧  $V_C$  が最も低くなる  $t_a$ は、T に比べて CR の時定数が十分に大きい と仮定すると、

$$t_d \approx T \tag{2-2}$$

とみなせ、式(2-1)をテーラー展開し、第二項まで で近似すると、

$$V_{\mathcal{C}(min)} = V_m (1 - \frac{T}{CR})$$
(2-3)

となる。

リップル電圧 Vr(p-p)は、

$$V_{r(p-p)} = V_m - V_{C(min)} = \frac{V_m T}{CR}$$
 (2-4)

となる。Tは、入力電圧の周期が 50Hz の半波整 流回路では、20ms、全波整流回路では、10ms と なる。

KEK の Linac で使用しているクライストロン 用パルス電源では、三相 200V を誘導電圧調整器 (IVR) で出力電圧に合わせて調整し、トランスで 昇圧した後に三相全波整流回路で整流し直流電 圧に変換している。直流電圧が 21kV の時には、 平均電流は約 1.3A、C は 12 $\mu$ F、50Hz の三相全 波整流であるから T は 3.3ms となり、リップル 電圧 Vr(p-p)は、約 360V となる。ただし、KEK Linac のクライストロン用パルス電源は、チョークイン プット型の整流回路であり、整流回路の出力電流 となる充電電流は、後述する Fig. 8 に示すように 一定ではないため、実際のリップル電圧は、これ とは異なる。

# 2.4. 充電回路

### 2.4.1. 共振充電

ここでは、KEK の Linac で使用しているクラ イストロン用パルス電源の充電回路である共振 充電方式について解説する。Fig. 7 は、単純化し た共振充電方式の回路図である。



#### Fig.7 共振充電回路

これは、LC の共振回路であり、t=0 で SW が閉 じると、電流と電圧は、

$$I = \frac{V_0}{\sqrt{\frac{L}{c}}} \sin \sqrt{\frac{1}{LC}} t$$
 (2-5)

$$V_c = \frac{1}{c} \int_0^t i(t) dt = V_0 (1 - \cos\sqrt{\frac{1}{LC}}t)$$
 (2-6)

となる。充電電圧、充電電流は、Fig. 8 のように なり、直流電圧の2 倍の電圧で充電できる。また、 充電時間 Tc は、

$$T_C = \pi \sqrt{LC} \tag{2-7}$$

と表せる。



Fig. 8 共振充電電圧波形

KEK の Linac の電源では、直流電圧は、三相全 波整流回路で整流された 20kV 前後、充電電圧は 40kV 前後になる。また、充電時間 Tc は、 L=17.5H、C=0.6μF であるから、式(2-7)より約 10.2ms となる。

共振充電方式では、入力の交流電源に変動があると充電電圧も変動してしまう。充電電圧の変動 は、出力電圧の変動につながり、クライストロン のRF出力も変動してしまう。そこで、充電電圧 を安定化させるために、de-Q'ing回路が使用され る。de-Q'ing回路を単純化した回路図をFig.9に 示す。



### Fig. 9 de-Q'ing 回路

**de**-**Q**'ing 回路は、充電電圧が設定値(Es)以上に なると **de**-**Q**'ing 回路のスイッチが ON となり、 充電トランスの二次側に電流を流して、Fig. 10 に 示すように充電電圧が設定電圧を超えないよう にするものである。**de**-**Q**'ing 回路に流れる電流 Ide-Qは、充電トランスの一次側のインダクタンス を L、一次側と二次側の巻線比を n:1、de-Q'ing 回 路の抵抗を R とすると

$$I_{de-0} = nI_0 e^{-\frac{n^2 R}{L}t}$$
(2-8)

で表すことができる。ここで、 $I_0$ は、de-Q'ing 回路のスイッチが ON した時の充電電流である。 KEK の Linac の電源では、de-Q'ing 量を 5%とし、L=17.5H、R=10 $\Omega$ で巻線比は 20:1 となっている。



Fig. 10 de-Q'ing 回路動作時の電圧波形

### 2.4.2. インバータ電源による充電

近年では、充電回路として、インバータ電源を 使用することが多くなってきている。KEK の Linac でも 13 台のクライストロン用パルス電源 で充電回路にインバータ電源を使用している。 KEK の Linac で使用しているインバータ電源の 回路図を Fig. 11 に示す。Fig. 11 のようにインバ ータ電源は、商用周波数の交流電圧を整流し、そ の後、高周波 (20~50kHz 程度) でスイッチング して昇圧、整流して出力するものである。高周波 で、昇圧することにより、トランス等の小型化が 可能となり、充電回路が非常に小型にできる。 Table 3 に Linac で使用しているインバータ電源 の仕様を示す。一般的に、静電容量 C のコンデン サを充電電圧 V まで充電した時のインバータ電 源のおおよその充電電圧安定度は、

$$\frac{\Delta V}{V} = \frac{I}{VfC} \tag{2-9}$$

で表すことができる。ここで、I はインバータ電源の平均出力電流、f はインバータ電源のスイッチング周波数である。



Fig. 11 インバータ電源回路図

| Table 3 | インバー | タ電源の | 仕様 |
|---------|------|------|----|
|---------|------|------|----|

| 出力電圧         | 43kV           |
|--------------|----------------|
| 平均出力電流       | 1.6A           |
| 出力電圧安定度(p-p) | 0.2% (at 43kV) |
| 充電電力         | 30kJ/s         |
| サイズ (W×H×D)  | 480×680×760mm  |

KEK の Linac のインバータ電源を使用したク ライストロン用パルス電源の回路図を Fig. 12 に 電源の写真を Fig. 13 に示す。インバータ電源を 使用した電源は、共振充電方式の電源の約 1/3 の フットプリントになっている。



Fig. 12 KEK Linac のクライストロン用パルス電 源回路図(インバータ電源)



(a) 共振充電方式



(b) インバータ充電方式

# Fig. 13 KEK Linac のクライストロン用パルス電 源の写真

Fig. 14 は共振充電による充電電圧波形とインバ ータ電源による充電電圧波形である。インバータ 電源は、定電流電源として動作するため、Fig. 14 (b)のように直線的に充電電圧が上昇していく。 また、Fig. 15 は、インバータ電源で充電した時の 充電電圧安定度を確認したものである。現在使用 しているインバータ電源は、インバータ回路が 2 回路あり、充電電圧が設定値付近になると1回路 を停止することで、充電電圧安定度と充電の速度 を両立させている。Fig. 15の充電電圧の傾きが変 わっている箇所でインバータ回路が1回路に切り 替わっている。



Fig. 14 PFN 充電電圧波形



Fig. 15 PFN 充電電圧安定度

### 2.5. パルス成形回路 (PFN)

ラインタイプ型の電源では、同軸ケーブル等に 充電して、パルス出力を得る。パルス出力回路の インピーダンスは、同軸ケーブルのインピーダン スとなり、出力のパルス幅は、同軸ケーブルの長 さで決まる。例えば、同軸ケーブル RG58-U の場 合は、インピーダンスは 50Ω、出力パルス幅は 10ns/m となる。ラインタイプ型の電源は、負荷と インピーダンスの整合を取る必要があるが、同軸 ケーブルを使用した場合では、負荷とのインピー ダンスの整合を取るのが難しい。また、出力のパ ルス幅が長くなるとケーブルが長くなる等の問 題が出てくる。これらの問題を解決するために、 パルス成形回路 (PFN: Pulse Forming Network) が使用される。PFNは、Fig. 16に示すようにイ ンダクタとコンデンサをはしご型に組み合わせ た集中定数回路である。



#### Fig. 16 PFN

各段のインダクタのインダクタンスが L、コンデ ンサのキャパシタンスが C で等しい N 段の PFN では、インピーダンス Z<sub>PFN</sub> 及び、パルス幅 T は、

$$Z_{PFN} = \sqrt{\frac{L}{c}}$$
(2-10)

$$T = 2N\sqrt{LC}$$
(2-11)

で表せる。つまり、各段のLとCの値でインピー ダンスが決まり、パルス幅は段数によって決ま る。また、出力電圧Vは、負荷のインピーダンス ZとPFNのインピーダンスZPFN、およびPFNの 充電電圧VPFNから

$$V = \frac{Z}{Z_{PFN} + Z} V_{PFN}$$
(2-12)

となる。Fig. 17 の回路で負荷のインピーダンスを Z=ZPFN、Z=2 ZPFN、Z=ZPFN/2 として、シミュレ ーションした出力電圧波形を Fig. 18 に示す。



Fig. 17 PFN シミュレーション回路



### Fig. 18 PFN 出力電圧波形

Z=ZPFNの場合、整合(マッチング)が取れてお り、負荷にかかるパルス電圧は、PFNに充電され た電圧の約半分となる。Z>ZPFN(ポジティブミス マッチ)の場合、負荷にかかる電圧は高くなり、 Z<ZPFN(ネガティブミスマッチ)の場合は、負荷 にかかる電圧は低くなる。通常は、Z=ZPFNとし、 マッチングが取れるようにするが、PFNの放電用 のスイッチに次節で述べるサイラトロンを使用 する場合は、パルス終端の逆電圧によりサイラト ロンの耐圧回復を助けるため、わずかにZ<ZPFN とすることがある。ただし、サイラトロンの逆電 圧が大きくなると逆電流が流れてしまい、サイラ トロンには良くないので、逆電圧が10kVを超え ないようにする必要がある。

PFN は、通常、L や C の値のばらつきや配線 のインダクタンスなどの影響があるため、各段の L または C の値を調整して、パルスの平坦度をよ くする必要がある。通常は、調整機構の付けやす い L の値を調整することで行い、KEK の Linac の電源では、コイルの内側に挿入されたアルミの パイプを出し入れすることで L の値を調整する。 Fig. 17 の回路において、PFN を 10V に充電し、 PFN の 5 段目と 15 段目 (Fig. 17 中で左から 5 番目と 15 番目)のLの値を 0.8µH から 1.4µH まで 0.1µH ステップで変化させてシミュレーションを行った時の出力電圧波形を Fig. 19 に示す。



<sup>(</sup>b) 15 段目の L を変化させた場合

Fig. 19 PFN 出力電圧シミュレーション結果

このように、Lの値を変えると出力パルスの波形 が変化するため、適切な箇所のLの値を調整する ことで、平坦度の良いパルス電圧が得られる。

KEK の Linac のクライストロンは、最大出力 時の電圧が 310kV であり、クライストロンのパ ービアンスが 2.1 $\mu$ P (I=PV<sup>3/2</sup>) である。クライ ストロンのパービアンスを P、電圧を V とする と、クライストロンのインピーダンス Z<sub>Kly</sub>は、

$$Z_{Kly} = \frac{1}{P} V^{-\frac{1}{2}}$$
(2-13)

で表せるため、KEK の Linac のクライストロン の最大出力時のインピーダンスは、約 855Ω とな る。KEK の Linac の電源では、約 1:13.5 のパル ストランスによって昇圧しているため、電源側か らみたクライストロンのインピーダンスは、後述 する式(2-16)より、約 4.7 $\Omega$ となる。KEK の Linac の電源の PFN は、L=1.3 $\mu$ H、C=0.015 $\mu$ F で 20 段 の 2 並列として L の値を調整しやすいように大 きくした上で負荷との整合をとっている。

### 2.6. 放電スイッチ

PFN の放電用のスイッチには、PFN の充電電 圧に応じた耐電圧が必要となり、通常は、数十 kV の耐電圧が要求される。また、PFN の放電の際に は、数千 A の電流が流れる。KEK の Linac の電 源では、放電用のスイッチとしてサイラトロン (Fig. 20) が使用されている。サイラトロンは、ガ ス封入管であり、Linac の電源では、水素を封入 したものが使用されている。サイラトロンは、管 内のグリッド電極にトリガーを入力すると管内 のガスがイオン化され電流が流れる。サイラトロ ンは、管内のガス圧が高すぎると耐圧が持たなく なって自爆してしまい、ガス圧が低すぎるとスイ ッチングのジッターが大きくなってしまう。その ため、サイラトロンの管内にあるリザーバのヒー ター電圧を調整することにより、管内のガス圧を 適切な状態にする必要がある。KEK の Linac で は、リザーバのヒーター電圧を変化させて、ジッ ターを測定し、サイラトロンが自爆しない上限の 電圧、ジッターが許容値(30ns)を超えない下限 の電圧を測定し、その中心値に電圧を合わせる作 業(レンジング)を長期メンテナンス後に行って いる。



Fig. 20 サイラトロン

サイラトロンは、以前より、放電スイッチとし てよく用いられてきたが、近年では、サイラトロ ンを製造する会社が減少してきている。また、上 記のように調整が必要なことや寿命により数年 程度で交換が必要となることから、サイラトロン の代替となる半導体スイッチの開発が進められ ている。Fig. 21 は、SI サイリスタを 10 直列 6 並 列に接続した耐電圧が 25kV、最大電流 6kA のサ イラトロン代替用の半導体スイッチの例である。 SI サイリスタは、高耐圧で大電流が流せ、スイッ チング速度も速いため、サイラトロン代替用の半 導体スイッチに適している半導体素子の一つで ある。



Fig. 21 SI サイリスタを使用したサイラトロン代 替半導体スイッチ(参考文献[8]より引用)

2.7. パルストランス

クライストロンに印可される電圧は、100kV以上になることが多く、直接パルス電源で出力する ことが難しいため、パルストランスと組みわされ ることが多い。パルストランスの一次側と二次側 の昇圧比を 1:n とすると一次側の電圧 VPと二次 側の電圧 Vsは、

$$V_{\rm s} = nV_{\rm P} \tag{2-14}$$

となる。昇圧比を大きくすると一次側の電圧が下 げられるが、電流は、一次側の電流を IP、二次側 の電流を Isとすると

$$I_S = \frac{I_P}{n} \tag{2-15}$$

となるため、一次側の電流は大きくなる。また、 電源からみた負荷インピーダンス **Z**P は、二次側 のインピーダンスを **Z**s とすると

$$Z_P = \frac{Z_S}{n^2} \tag{2-16}$$

となり、パルストランスの昇圧比により、電源からみた負荷のインピーダンスを変更できること

がわかる。クライストロン用パルス電源では、一 次側の耐電圧とクライストロンに必要となる電 圧から、昇圧比nは5~15になることが多い。

一般にパルストランスの等価回路は、Fig. 22 の ように表される。Rgは電源のインピーダンス、Lp はトランスのインダクタンス、LLはもれインダク タンス、CDはコイルの分布容量、REは鉄損、銅 損などのコイルでの損失、RLは負荷抵抗で、これ らはすべて一次側に換算したものである。LPを大 きくするとパルスの平坦度がよくなり、LL、CDを 小さくすると立ち上がりが速くなる。



Fig. 22 パルストランスの等価回路

KEK の Linac の電源では、約 1:13.5 のパルス トランスによって一次側の電圧を昇圧して、クラ イストロンに約 300kV の電圧を印可しており、 その立ち上がり時間は 1μs、平坦部は 4μs 以上と なっている (Fig. 23)。



Fig. 23 クライストロン電圧・電流波形

### 2.8. 制御関係

クライストロン用パルス電源は、通常、クライ ストロンのヒーター電源やクライストロンの集 東電磁石電源等の ON/OFF を行う低圧 (LV) 系、 PFN やコンデンサなどに充電するための充電回 路の ON/OFF を行う高圧(HV)系、パルス電圧 の出力のためのトリガーの ON/OFF を行うトリ ガー (TRIG) 系、 クライストロンに入力される高 周波の ON/OFF を行う RF 系に分けて制御する ことが多い。各系統には、それぞれ機器保護のた めのインターロックがかけられる。 例えば、LV系 には制御系が正常に動作しているか、集束電磁石 の冷却水は規定流量流れているかなどのインタ ーロック、HV 系には電源の扉が閉まっているか、 クライストロンのヒーター電流が規定値になっ ているかなどのインターロックがある。制御回路 は、これらのインターロックを受けて、各系統の 制御を行う。インターロック信号は、クライスト ロン用パルス電源内部のインターロックの他に 外部からのインターロックが必要になる。例え ば、クライストロンの冷却水の流量のインターロ ックは、外部の流量計から入力される。外部のイ ンターロック信号を入力する際には、信号の種類 と論理に注意する必要がある。通常は、接点入力 としておくとトラブルが起きにくい。また、論理 に関しては、機器の設計思想によって異なるた め、一概には言えないが、KEK の Linac と STF のクライストロン用パルス電源では、基本的には 異常時に開となる信号となっている。クライスト ロン用パルス電源は、大電流を瞬間的に流すた め、大きなノイズを発生させる。そのため、制御 回路は、ノイズに対して十分な対策を行う必要が ある。

KEK の Linac のクライストロン用パルス電源 の制御回路には、リレーとダイオードマトリクス によるインターロック回路と充電電圧の設定や 上 位 の 計 算 機 と 通 信 す る た め の PLC (Programmable Logic Controller)及びタッチパ ネルが使用されてきた。これらの制御回路は、ノ イズの多いクライストロン用パルス電源におい て、トラブルなく安定な動作をしてきたが、経年 変化による機器の劣化が進んできたこともあり、 新しい制御システムに置き換えられた。新しい制 御 シ ス テ ム で は 、 CPLD ( Complex Programmable Logic Device) と FPGA (Field Programmable Gate Array) によってインターロ ックなどの制御を行い、アットマークテクノ社の Armadillo によって上位の計算機と通信を行って いる。Fig. 24 は、KEK Linac のクライストロン 用パルス電源の新旧制御システムである。



(a) 旧制御システム



(b) 新制御システム

# Fig. 24 KEK Linac のクライストロン用パルス電 源制御システム(文献[10]より引用)

KEKのLinacは、24時間運転で年間数千時間 運転する。運転中にトラブルがあった場合は、で きるだけ早い原因の診断、修理が必要になる。 KEKのLinacのクライストロン用パルス電源は、 機能ごとに部品がユニット化(組み込みユニッ ト)されているため、組み込みユニットの交換に より、修理が比較的短時間で行える。また、各組 み込みユニットには、各信号のモニター端子があ り、さらにインターロック等の信号は、端子台を 経由して各組み込みユニットに入力されている ため、トラブルの診断が容易に行える。このよう に、長時間安定な運転が要求される場合は、メン テナンス性を考慮した電源にすることも重要で ある。

# 3. ロングパルス電源

ここでは、出力電圧のパルス幅が1ミリ秒以上 のロングパルス電源について、KEKのSTFで使 用しているクライストロン用パルス電源等を具 体例に解説する。

#### 3.1. KEK STF のクライストロン用パルス電源

KEKのSTFでは、国際リニアコライダー(ILC) 等のための超伝導空洞開発と超伝導加速システ ムの試験開発を行っている。ILCでは、マイクロ 波源として、Table 4 に仕様を示す 10MWのマル チビームクライストロンが使用される予定にな っており、その電源に要求される仕様は、Table 5 のようになる。

| Table 4 KE | K STF の | クライ | ストロン | の仕様 |
|------------|---------|-----|------|-----|
|------------|---------|-----|------|-----|

| 周波数    | 1300MHz |
|--------|---------|
| ピーク出力  | 10MW    |
| 平均出力   | 150kW   |
| パルス幅   | 1.5ms   |
| ビーム電圧  | 120kV   |
| パービアンス | 3.4µP   |
| 利得     | 47dB    |
| 効率     | 60%     |

# Table 5 KEK STF のクライストロン用パルス電 源に要求される仕様

| 出力電圧                      | -120kV       |
|---------------------------|--------------|
| 出力電流                      | 140A         |
| パルス幅 (平坦部)                | 1.65ms       |
| 繰り返し                      | 5Hz          |
| パルス平坦度                    | $<\pm 0.5\%$ |
| ガン放電時クライストロン許容注<br>入エネルギー | < 20J        |

### 3.2. バウンサー型電源

3.2.1. ハードチューブ型パルス電源

KEK の STF では、ハードチューブ型のパルス 電源を使用している。ハードチューブ型のパルス 電源は、Fig. 25 に示すようにコンデンサにエネル ギーを溜めておき、スイッチの ON/OFF によっ て直接パルス電圧を得るものである。



Fig. 25 ハードチューブ型パルス電源

以前は、このスイッチとして、主に真空管(ハー ドチューブ)が使用されていたため、ハードチュ ーブ型と呼ばれているが、現在では、真空管の代 わりに半導体スイッチが使用されている。

Fig. 25 においてコンデンサが電圧 VE で充電されていると、スイッチが ON になったときの出力 電圧 Vour は、

$$V_{OUT} = V_E e^{-\frac{L}{CR}}$$
(3-1)

と表すことができる。出力電圧は、時間と共に低 下し、要求されるパルス幅をTとするとその低下 率dは、

$$d = \frac{V_E - V_E e^{-\frac{T}{CR}}}{V_E} = 1 - e^{-\frac{T}{CR}}$$
(3-2)

となる。出力電圧の低下率 d は、要求されるパル ス電圧の平坦度以下にする必要がある。例えば、 KEK の STF のパルス電源では、Table5 のように 出力電圧-120kV、出力電流 140A、パルス幅は 1.65ms でパルス平坦度 1%が要求される。ハード チューブ型のパルス電源で、直接-120kV を得る のは難しいため、KEK の STF のパルス電源では、 1:15 のパルストランスを使用している。この場 合、パルス電源の出力電圧は-8kV、出力電流は 2100A で必要となるコンデンサの容量は、 43.3mF 以上になり、電源の大型化、コスト増に つながる。KEK の STF の電源では、コンデンサ の容量を抑えるため、バウンサー回路と呼ばれる LC の共振回路を出力回路に直列に接続すること で、出力電圧の低下を補正している。Fig. 26 に STF のバウンサー型クライストロン用パルス電 源の回路図を示す。



# Fig. 26 バウンサー型クライストロン用パルス電 源回路図

#### 3.2.2. 充電回路

ハードチューブ型のパルス電源では、通常1パ ルスの出力でコンデンサの充電電圧を全て放電 することはなく、充電電源は、放電された分のエ ネルギーを次の出力パルスまでに充電すればよ い。STFのバウンサー型クライストロン用パルス 電源では、1パルスの出力で充電電圧の約80%の 電圧まで低下する。パルス出力の繰り返しは、 5pps であるため、200ms 以内に再充電を完了す る必要がある。

STF のバウンサー型クライストロン用パルス 電源では、小型化のために充電電源としてインバ ータ電源を使用している。インバータ電源は、出 力電力 50kJ/s のものを 4 台並列に使用し、2mF のコンデンサを最大で-10kV まで±0.2%以下の充 電電圧安定度で充電する。

### 3.2.3. メインスイッチ

パルス電圧は、メインスイッチの ON/OFF に よって得られる。メインスイッチには、半導体ス イッチを使用しているが、スイッチに要求される 耐電圧は、10kV と高く、さらに 2000A 程度の電 流が流れるため、一つの半導体スイッチでは、実 現が難しい。STF のバウンサー型クライストロン 用パルス電源では、20 直列 4 並列の IGBT (Insulated Gate Bipolar Transistor) や 6 直列の IEGT (Injection Enhanced Gate Transistor) を 使用している。これらの半導体素子は、パワー半 導体と呼ばれており、負荷容量と動作周波数によ って Fig. 27 のように分類される。Fig. 27 からわ かるように IGBT は大きな電力が扱え、高速なス イッチングが行える。また、IEGT は、IGBT よ りもさらに大電力が扱える。



#### Fig. 27 パワー半導体の負荷容量と動作周波数

ハードチューブ型のパルス電源では、クライス トロンが放電した場合など負荷短絡時には、メイ ンスイッチに通常の運転状態よりも過大な電流 が流れる。メインスイッチに定格以上の電流が流 れると、半導体スイッチの破壊につながる。また、 クライストロンの放電時には、クライストロンの 保護のためにクライストロンに流入するエネル ギーは、20J以下に抑える必要がある。そのため、 通常は、クローバ回路を用いてコンデンサのエネ ルギーを放電し、メインスイッチ及びクライスト ロンを保護する。しかし、クローバ回路が動作す ると瞬間的に大電流が流れるため、ノイズにより 周辺機器の誤動作等の問題を引き起こすことが ある。STF のバウンサー型クライストロン用パル ス電源では、クローバ回路は使用せずに、メイン スイッチである半導体スイッチを高信頼化させ、

過電流検出時は、半導体スイッチを高速遮断する ことで、クライストロンを保護する。Fig. 28 は、 STF のバウンサー型クライストロン用パルス電 源運転中にクライストロンが放電した時の出力 電流波形である。Fig. 28 において、インターロッ クが過電流を検出し、約 400µs 後には、出力電流 が 0A になっていることが分かる。



CH2: クライストロン電流 (20A/div)

Fig. 28 クライストロン放電時の電圧・電流波形 (充電電圧:9kV、繰り返し:5pps)

クライストロンのガン放電時にクライストロン に注入されるエネルギーEは、

$$\mathbf{E} = \int V_{Arc}(t) I_{KLY}(t) dt \qquad (3-3)$$

となる。ここで、VArc(t)はクライストロン放電時 のアーク電圧、IKLY(t)は、クライストロンのビー ム電流である。クライストロン放電時のアーク電 圧 VArc(t)を 100V で一定と仮定すると

$$\mathbf{E} = 100 \int I_{KLY}(t) dt \tag{3-4}$$

となり、Fig. 28 の電流波形から計算すると E は、約 2J であり、仕様の 20J 以下を十分満たしていることが確認できる。

### 3.2.4. バウンサー回路

バウンサー回路は、Fig. 29 に示すように出力回 路に直列に接続された LC の共振回路である。 Fig. 29 において、バウンサー回路のコンデンサが VB0 で充電されており、バウンサー回路のスイッ チが ON になるとバウンサー回路の電圧  $V_{Bouncer}$ は、

$$V_{Bouncer} = V_{B0} cos \sqrt{\frac{1}{L_B C_B}} t \qquad (3-5)$$

で表せる。バウンサー回路のスイッチは、メイン スイッチより先に ON し、このタイミングを調整 することで正弦波の直線部分が出力電圧の電圧 低下部分に重なるようにして平坦な出力電圧を 得る。バウンサー回路による出力パルス電圧補正 の模式図を Fig. 30 に示す。



Fig. 29 バウンサー回路



Fig. 30 バウンサー回路による出力電圧補正

**Fig. 31 は、STF** の電源においてバウンサース イッチのタイミングを変化させたときの出力電 圧波形である。このようにバウンサー回路のスイ ッチを適切なタイミングで ON することにより、 平坦なパルス出力電圧が得られる。



Fig. 31 バウンサー型クライストロン用パルス電 源出力電圧波形

3.2.5. ロングパルス用パルストランスの問題点

STF のバウンサー型クライストロン用パルス 電源では、・8kV のパルス電圧を昇圧比 1:15 のパ ルストランスで昇圧して、・120kV のパルス電圧 をクライストロンに印可している (Fig. 32)。必 要となるパルス幅は、平坦部で 1.65ms 以上であ る。一般にパルストランスの二次側に発生する電 圧 Vs は、

$$V_S = N_S A \frac{dB}{dt} \tag{3-6}$$

で表すことができる。ここで Ns は二次側のコイ ルの巻き数、A はコアの断面積、B は磁束密度で ある。出力パルス電圧は、パルス幅 Tp の間で一定 である必要があるので、dB/dt が一定でなければ ならない。パルス幅 Tp の間における B の変化を ΔB とすると式(3-6)は、

$$V_S = N_S A \frac{\Delta B}{T_P} \tag{3-7}$$

となる。 $\Delta B$ は、コアの磁気特性によって決まり、 出力パルス幅よりも短い時間で飽和してしまう とそれ以降 Vs は一定とはならない。パルス幅が 長く  $\Delta B$  が十分でない場合は、コアの断面積で補 わなければならないため、ロングパルス用のパル ストランスは、サイズが大きくなってしまう。Fig. 33 は、KEK STF のバウンサー型電源の写真であ り、右側の黒いタンクがパルストランスのタンク となる。



Fig. 32 クライストロン電圧・電流波形



Fig. 33 KEK STF のバウンサー型電源の写真

3.2.6. バウンサー型電源の制御回路

KEKのSTFのバウンサー型クライストロン用 パルス電源では、制御回路には、PLCとタッチパ ネルが使用されている(Fig. 34)。しかし、過電流 などの高速(数〜数+μ秒)で動作する必要があ るインターロックは、PLCでは対応できない。そ のため、過電流などのインターロックは、ハード ウェアで構成され、異常を検知した場合は、即座 にトリガーを停止させ、その後 PLC にインター ロックの信号が入力される。また、半導体スイッ チの制御は、アース電位から絶縁して行う必要が あるため、半導体スイッチのゲート信号等は、光 ファイバーで絶縁して送信される。

当初、PLCを使用した制御回路は、ノイズによる誤動作等が心配されたが、これまで、特に問題なく動作している。



Fig. 34 KEK STF のバウンサー型電源の制御シス テム

### 3.3. Marx 型電源

3.3.1. 半導体スイッチを使用した Marx 型電源

Fig. 35 は、Marx 発生器の回路図である。Marx 発生器は、充電抵抗を介して、複数のコンデンサ を並列に充電し、ギャップスイッチによってそれ らを直列に放電することで、コンデンサの充電電 圧の段数倍のインパルス電圧が得られるもので ある。



Fig. 35 Marx 発生器

半導体スイッチを使用した Marx 型の電源で は、Fig. 36 のように充電と放電のスイッチに半導 体スイッチを使用し、各段の ON/OFF のタイミ ングをコントロールすることにより、出力パルス 電圧波形の調整が可能となる。Marx 型の電源は、 低い充電電圧でも段数を増やすことによって、高 電圧を得ることができ、各段のスイッチにかかる 電圧は、充電電圧と同じであるため、低電圧の半 導体スイッチが使用できる。また、Marx 型の電 源は、パルストランスを使用しないため、バウン サー型電源に比べ、サイズ、コストが削減できる。 そのため、Marx 型の電源は、ILC 用の電源のベ ースラインデザインに採用され、Marx 回路の各 段の充電電圧、出力パルス電圧の補正の方式等に より、いくつかのタイプが研究、開発されている。



Fig. 36 半導体スイッチを使用した Marx 型電源

#### 3.3.2. P2 Marx

P2 Marx (Fig. 37) は、SLAC で設計、開発されたものである。P2 Marx は、32 cell で構成されており、各 cell を-3.75kV に充電することで、-120kV のパルス電圧を出力する。各 cell の最大充電電圧は、-4kV であり、2 cell が故障しても-120kV のパルス電圧出力が可能となっている。また、各 cell のサイズと重量は、メンテナンス性を考慮したものとなっており、筐体の前面から容易に交換可能な物となっている。P2 Marx の cell のパラメーターを Table 6 に示す。



Fig. 37 P2 Marx の写真(文献[16]より引用)

### Table 6 P2 Marx cell の仕様

| Cell Weight          | <50lb            |
|----------------------|------------------|
| Cell Dimensions      | 13.75"×29.5" ×8" |
| Number of Cells      | 32               |
| Output Voltage (Max) | -4kV             |
| Average Cell Power   | 4.48kW           |

P2 Marx の各 cell は、メインパルス回路とそこ に直列に接続されたパルス補正回路によって構成され、1.7msのフラットなパルス電圧が出力で きる。Fig. 38 は、P2 Marxの cellの回路図であ る。Fig. 38 において、Cmがメインパルス回路の コンデンサ、Qmcがメインパルス回路の充電用の IGBT、Qmdが放電用の IGBT であり、出力のパ ルス電圧は、Cmの充電電圧で決まる。パルス補正 回路は、メインパルス回路の放電中は、Ccを入力 コンデンサ、Qcdをスイッチ、Cf1、Cf2を出力コン デンサとした PWM 周波数 40kHz で 0~-700V 出力のバックコンバータ回路として動作する。 Fig. 39 は、抵抗負荷での P2 Marx の cell の出力 電圧波形である。



Fig. 38 P2 Marx の 1 cell の回路図



# Fig. 39 P2 Marx の 1cell の出力電圧・電流波形 (文献[17]より引用])

バックコンバータ回路は、Fig. 40 に示すように スイッチング素子、チョークコイル、コンデンサ、 ダイオードで構成された降圧コンバータである。 バックコンバータ回路は、スイッチング素子のス イッチング周波数を一定とし、ON/OFF の比率 (デューティサイクル)を調整する PWM 制御を 行うことにより、一定の出力電圧を得ることがで きる。



Fig. 40 バックコンバータ回路

P2 Marx では、出力電圧の低下に合わせてバッ クコンバータ回路の出力電圧を上げることによ り出力電圧のパルス平坦度の補正を行う。

バックコンバータ回路でパルス補正する場合、 リップル電圧が要求されるパルス平坦度以内に なっている必要がある。バックコンバータ回路の リップル電圧 ΔVourは、

$$\Delta V_{OUT} = \frac{(1-D)V_{OUT}}{RICf^2} \tag{3-8}$$

で表せる。ここで、f は PWM のスイッチング周 波数、D はデューティサイクルである。式(3-8)よ り、リップル電圧は、チョークコイルの L または コンデンサの C を大きくするか周波数を高くす れば小さくなることが分かるが、P2 Marx では、 Marx 回路の特徴である出力電圧が各 Marx cell の足し合わせであることを利用して、各 cell の PWM の位相をずらすことで、32 cell 全体での出 カパルス電圧のリップルを抑えている。Fig. 41 は、水模擬負荷で試験した時の出力電圧波形であ る。Fig. 42 は、各 Cell の位相をずらした場合と そうでない場合の平坦部を拡大した電圧波形で ある。Fig. 41、Fig. 42 からわかるように、P2 Marx では、立ち上がりが 10µs 以下、パルス平坦度 (pp) が 0.1%以下のパルス電圧が得られる。



Fig. 41 P2 Marx の出力電圧波形(文献[16]より引 用)



Fig. 42 P2 Marx 出力電圧波形フラットトップ部 (文献[16]より引用)

3.3.3. チョッパ型 Marx 電源

チョッパ型 Marx 電源は、現在 KEK において 長岡技術科学大学と共同で開発を進めているも のである。チョッパ型 Marx 電源は、Fig. 43 に示 すようにバックコンバータ回路(降圧チョッパ回 路)を Marx 回路に組み込んだものである。各 Marx cell のコンデンサ C<sub>M</sub>は、充電用の SWcを ON することにより、並列に充電され、放電用の SW<sub>D</sub>を ON することで Marx cell の充電電圧の段 数倍の出力電圧が得られる。さらに、放電用の SW<sub>D</sub>を 50kHz で PWM 制御することで、コンデ ンサ C<sub>M</sub>の充電電圧が低下することによる出力電 圧の低下を補正する。各 cell は、最大で-2kV に 充電され、-1.6kV、1.65ms のフラットな出力電圧 が得られる。チョッパ型 Marx 電源は、回路構成 が単純であり、制御も簡単であるため、高信頼化、 小型化、低価格化が期待できる。



Fig. 43 チョッパ型 Marx 電源

チョッパ型 Marx 電源の各 Marx cell のリップ ル電圧は、式 (3-8) からチョークコイルの L また はコンデンサの C を大きくするか周波数を高く すれば小さくなる。一般的に、リップル電圧を小 さくするために、スイッチング周波数を高くする とスイッチの損失が大きくなり、チョークコイル の L またはコンデンサの C を大きくすると素子 のサイズが大きくなってしまう。チョッパ型マル クス電源では、各 cell の PWM の位相をずらすこ とで出力電圧のリップルを低減している。Fig. 44 に 4cell (1unit) の出力電圧と各 cell の電圧波形 を示す。各 cell の PWM 制御の位相を調整するこ とで、1cell では約 50%であったリップルが、4cell の出力電圧では約 6%に減少している。



Fig. 44 チョッパ型 Marx 電源 1unit の出力電圧 波形(文献[18]より引用)

チョッパ型 Marx 電源は、・120kV の出力電圧 を得るために 4cell と制御基板 1 枚を 1unit とし た 20unit で構成されている (Fig. 45)。 Marx 型 の電源では、充電は、充電用スイッチ、充電用ダ イオードを通して各 Marx cell に充電される。そ のため、Marx cell の段数が増加すると充電時の 損失が増加してしまう。チョッパ型 Marx 電源で は、Fig. 46 に示すように 1unit ごとに絶縁トラ ンスを介して充電電圧を供給することで、充電時 の損失を抑えている。Fig. 46 においてインバータ 部は、3 相の 440V 受電し全波整流した後、20kHz の高周波として出力する。各 Marx unit には、絶 縁トランスによって、・2kV に昇圧された高周波が 入力され、Marx unit 内の整流回路で整流され各 cell に充電される。

**Fig. 47**は、クライストロン負荷で試験を行った 時の出力電圧、出力電流波形である。この時の **Marx cell**の充電電圧は 1kV、繰り返しは 5pps で、PWM のデューティーは 86%から 97%まで直 線的に増加させている。



Fig. 45 チョッパ型 Marx 電源の写真



Fig. 46 チョッパ型 Marx 電源充電回路模式図



CH1(黄):電源出力電圧(50kV/div)-74.0kV
CH2(赤):クライストロン電圧(50kV/div)-72.8kV
CH3(青):電源出力電流(20A/div) 39.6A
CH4(緑):インバータ出力電流(100A/div) 237App
時間軸:500µs/div

| Fig. 47 | チョッパ型 Marx 電源出力電圧 | • | 電流波 |
|---------|-------------------|---|-----|
|         | 形                 |   |     |

# 3.3.4. Marx 型電源の制御回路

Marx 型の電源では、各 Marx cell の電位は、 パルス電圧出力時には、アース電位からの段数に 応じて高電位となる。そのため、各 Marx cell の 制御は、アース電位から絶縁して行う必要があ る。また、各 Marx cell には、トリガー信号、ま たは、ゲート信号が必要になるが、やはりアース 電位から絶縁する必要があるため、光ファイバー で送信される。

P2 Marx では、各 Marx cell に FPGA を使用 した制御回路があり、各 Marx cell の制御、出力 電圧、出力電流のモニター値のデジタル化、ゲー トドライバーへのゲート信号の供給を行い、光フ ァイバーで Ethernet に接続され、上位の計算機 と通信する。各 IGBT の過電流、過電圧のインタ ーロックは、各 Marx cell 内のゲートドライバー 回路でハード的に行われている。Fig. 48 は、P2 Marx の制御基板の写真である。



# Fig. 48 P2 Marx の制御基板(文献[19]より引用)

チョッパ型 Marx 電源では、lunit (4cell) に 1 枚コントロール基板が実装され、4 段の Marx cell の充電のゲート信号、及び放電用の PWM 制御さ れたゲート信号を供給する。コントロール基板 は、各ユニットの過電圧、過電流などのインター ロック、電圧、電流等のモニターを行い、光ファ イバーケーブルによって Ethernet に接続され、 上位の計算機と通信を行う。

P2 Marx、チョッパ型 Marx 電源共に各 cell の PWM の設定や HV、Trig の ON/OFF などの全体 の制御、各モニター値の表示等は PC から行って いる。以前は、制御回路には、リレーとダイオー ドマトリクスを使用した回路が多く使用されて いた。この制御回路は、ノイズに強く、クライス トロン用パルス電源のように大きなノイズがあ る環境でも安定に動作する。PLCは、当初は、ノ イズによる誤動作などが心配されたが、KEK STFのバウンサー型電源では、問題なく使用され ている。近年、Marx 型の電源のように複数のユ ニットを使用し、それぞれのユニットごとに制御 を行うような電源では、PLCよりも動作速度が速 く、小型な FPGA を使用した制御回路が多く使用 されるようになってきた。

### 4. その他の方式の電源

ここまでは、KEK の Linac および STF の電源 で使用しているクライストロン用パルス電源等 を例に解説をしてきたが、ここでは、その他の方 式の電源について紹介する。

Fig. 49 はインダクション方式の電源であり、一 次側が1ターンで複数あり、二次側がシリーズに 接続されているトランスを使用し、その一次側に 複数のパルス出力モジュールを接続することで 各二次側のパルス電圧を足し合わせた出力パル ス電圧を得るものである。トランスのインダクタ ンスを小さくできるので、立ち上がりの速いパル ス電圧が得られる。また、Marx 型の電源と同様 に一次側の電圧を低くできるので、低電圧の半導 体スイッチが使用できる。さらに、半導体スイッ チの駆動回路の電位は、アース電位になるので制 御が容易になる。



Fig. 49 インダクション方式の電源(文献[20]より引用)

Fig. 50 は、分割コア方式の電源でインダクショ ン方式の電源の一次側の巻線を各コアに並列に 巻いたものである。これにより、一次側の各パル ス出力モジュールは、異なるタイミングで ON/OFFできるようになる。



Fig. 50 分割コア方式の電源(文献[21]より引 用)

Fig. 51 は、パルスステップモジュレータと呼ばれるもので、絶縁トランスによって各モジュールに充電電圧が供給され、各モジュールの出力電圧を足し合わせて必要となるパルス電圧を得るものである。Fig. 51 の電源では、各モジュールは、ブーストコンバーターとしてスイッチをPWM制御し、さらに各モジュールのPWMの位相をずらすことにより、フラットなパルス出力を得ている。この方式も各段の出力電圧を低くできるため、低電圧の半導体スイッチが使用できるが、各段のスイッチの制御は、アース電位から絶縁して行わなくてはならない。



Fig. 51 パルスステップ方式の電源(文献[22]より引用)

# 5. おわりに

マイクロ波源の電源として、クライストロン用 のパルス電源について、ラインタイプ型パルス電 源、ハードチューブ型パルス電源、Marx 型電源 を例に解説をしてきた。この他にも多くの方式の 電源があり、近年は、複数のユニットを組み合わ せて、低いパルス出力電圧を足し合わせて高電 圧、大電流を出力するようなユニット型の電源の 開発が多く行われているようである。これは、ス イッチとして使用する半導体素子の性能向上に よるところが大きい。今後、さらに半導体素子の 開発が進み、より耐電圧が高く、大電流を扱え、 高速で動作する半導体素子が実現されることを 期待する。

最後に、本原稿を書く機会を与えて頂いた小林 幸則主幹、道園真一郎主幹、また、助言をいただ いた明本光生教授に感謝いたします。

# 参考文献

- [1] The Stanford Two-Mile Accelerator, ed. R. B. Neal, Benjamin, New York, 1968.
- [2] "放射光入射器増強計画 --- KEKB に向けて ---", edited by Isamu Sato, et al., (KEK Report 95-18, March 1996 A).
- [3] G. N. Glasoe, J. V. Lebacoqz, "Pulse Generators", McGraw Hill, 1948, First Edition.
- [4] T. Shidara, et al., "Klystron Modulator for the KEK 2.5GeV LINAC", Nuclear Instruments and Methods in Physics Research A279 (1989) 423-432, North-Holland, Amsterdam.
- [5] 道園 真一郎, "高周波源" OHO'02 テキスト
- [6] 中島 啓光 他, "小型パルス電源の特性と今後の課題", Proceedings of the 28th Linear Accelerator Meeting in Japan, Tokai, Jul. 30- Aug. 1, 2003.
- [7] O. Endo, et al., "Development of High-Power Switching Power Supply", Proceedings of the 10th Annual Meeting of Particle Accelerator Society of Japan, Nagoya, Japan, August 3-5, 2013, PASJ10-SAP065, http://www.pasj.jp/web\_publish/pasj10/proceedin gs/PDF/SAP0/SAP065.pdf
- [8] G. Isoyama, et al., "Solid-state Switch for Klystron Modulator", Proceedings of FEL2014, Basel, Switzerland.
- [9] Y. Yano, et al., "Update of High-power Klystron Modulator Control System", Proceedings of the 5th Annual Meeting of Particle Accelerator Society of Japan, Hiroshima, Japan, August 6-8, 2008, PASJ5-TP089.pdf, http://www.pasj.jp/web\_publish/pasj5\_lam33/con tents/PDF/TP/TP089.pdf
- [10] Y. Yano, et al., "New Control System for Klystron Modulator", Proceedings of the 8th Annual Meeting of Particle Accelerator Society of Japan, Tsukuba, Japan, August 1-3, 2011, PASJ8-MOPS100.pdf, http://www.pasj.jp/web\_publish/pasj8/proceeding s/poster/MOPS100.pdf
- [11] ILC Technical Design Report Volume 3 Accelerator, 2013, http://www.linearcollider.org/ILC/Publications/Te chnical-Design-Report.
- [12] 福田 茂樹, "高周波電力源の考え方とその設計(1)" OHO'06 テキスト
- [13] 明本 光生, "高周波電力源の考え方とその設計(2)" OHO'06 テキスト

- [14] M. Akemoto, et al., "KEK 超伝導加速器試験施 設(STF) に於ける 10MW クライストロン用 長パルスモジュレータの開発", Proceedings of Particle Accelerator Society Meeting, pp.773-775, 2009.
- [15] M.A. Kemp, et al., "Final Design of the SLAC P2 Marx Klystron Modulator", Proceedings of Pulse Power Conference, Chicago, IL, USA, 2011.
- [16] M.A. Kemp, et al., "The SLAC P2 Marx", Proceedings of International Power Modulator and High Voltage Conference, San Diego, CA, USA, 2012.
- [17] C. Burkhart, et al., "ILC Marx Modulator Development Program Status", Proceedings of International Particle Accelerator Conference, Kyoto, Japan, 2010.
- [18] Y. Kozasa, et al., "Solid-state Marx Generator for International Linear Collider", Proceedings of the 11th Annual Meeting of Particle Accelerator Society of Japan, August 9-11, 2014, Aomori, Japan, PASJ2014-SAP055, http://www.pasj.jp/web\_publish/pasj2014/procee dings/PDF/SAP0/SAP055.pdf
- [19] D. MacNair, et al., "SLAC P2 Marx Control System and Regulation Scheme", Proceedings of Particle Accelerator Conference, New York, NY, USA, 2011.
- [20] R. L. Cassel, et al., "Solid State Induction Modulator Replacement for the Conventional SLAC 5045 Klystron Modulator", Proceedings of the 20th International Liniac Conference, Monterey, CA, USA, Aug. 21-25, 2000.
- [21] "電力変調器",特許出願公表番号:特表 2005-515681,出願人:スカンジノヴァ エイビー
- [22] J. Alex, et al., "A New Prototype Modulator for the European XFEL Project in Pulse Step Modulator Technology", Proceedings of PAC09, Vancouver, Canada.